首页 >>  正文

74ls138功能实验报告

来源:baiyundou.net   日期:2024-09-22

于鸣鱼2492关于数字电路3线—8线译码器的问题试用3线—8线译码器74LS138及必要的门实现一个判别电路.输入为三位二进制代码,当输入代码能被5整除时输出为1,... -
鲍姣阁19115175816 ______[答案] 这个电路应该很简单,不用画真值表,要不然反而走了弯路.三位二进制输入代码译码后为0-8,其中能被5整除的只有0和5.当没有代码输入时,74LS138的8个输出端都呈现高电平.你可以把74LS138输出端的0、5脚接到一个2输入与非...

于鸣鱼2492ZHONGLAN数字逻辑电子技术试验指导与设计.doc -
鲍姣阁19115175816 ______ 『数字电子技术基础实验指导书』 实验一 实验设备认识及门电路 一、目的: 1、 掌握门电路逻辑功能测试方法; 2、 熟悉示波器及数字电路学习机的使用方法; 3、 了解TTL器件和CMOS器件的使用特点. 二、实验原理 门电路的静态特性. ...

于鸣鱼249274LS138译码器的输出特点是什么
鲍姣阁19115175816 ______ 在使能端S1(高有效)、S2(低有效)、S3(低有效)同时有效的前提下,一个时刻只有一个输出端为低电平(其余为高) 使能端无效的话,输出全为高电平.

于鸣鱼2492用3/8译码器74LS138和门电路构成全加器,写出逻辑表达式,画出电路图, -
鲍姣阁19115175816 ______[答案] 首先得弄清楚全加器的原理,你这里说的应该是设计1位的全加器. 全加器有3个输入端:a,b,ci;有2个输出端:s,co. 与3-8... =1,其余的为0,根据上面设计的连接关系,s=0,co=1,满足全加器的功能,举其他的例子也一样,所以,设计全加器的设计...

于鸣鱼2492利用74LS138设计一电路,判断一位十进制数是否为2的倍数,是输出1,否则输出0 -
鲍姣阁19115175816 ______ 用两片138,接成4-16译码电路;把Y2、Y4、Y6、Y8,送到一个或门的输入端;或门的输出,即可满足题目要求.

于鸣鱼2492利用地址译码器74ls138设计一个译码电路,分别选中2片2764和2片6264,使得外部程序存储器的地址范围为 -
鲍姣阁19115175816 ______ 地址线,从来高到低 A15,A14,A13,A12,....A1,A0; 0100,源0000,00 00,0 000----4000H 0100,0000,00 00,1 000----4008H--8K 0100,0000,00 01,0 000----4010H--8k 0100,0000,00 01,1 000----4018H--8k 0100,0000,00 10,0 000----4020H--8k 取 E3 ...

于鸣鱼2492芯片74LS138有什么用?
鲍姣阁19115175816 ______ 74HC138:74LS138 为3 线-8 线译码器,共有 54/74S138和 54/74LS138 两种线路结构型式,其74LS138工作原理如下: 当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B))为 低电平时,可将地址端(A、B、C)的二进制编码在一个对应的输出端以低 电平译出. 74LS138的作用: 利用 G1、/(G2A)和/(G2B)可级联扩展成 24 线译码器;若外接一个反 相器还可级联扩展成 32 线译码器. 若将选通端中的一个作为数据输入端时,74LS138还可作数据分配器

于鸣鱼2492在单片机电路中,74LS138是如何产生片选信号的? -
鲍姣阁19115175816 ______ 74LS138 为3 线-8 线译码器, 当一个选通端(E3)为高电平,另两个选通端(E1)和/(E2))为 低电平时,可将用单片机3个引脚控制地址端(A0、A1、A2)的二进制编码在一个对应的输出端以低 电平译出.这个低电平就是片选信号

于鸣鱼2492求个电路图,谢谢大神了 组合逻辑电路设计 实验任务: 广告流水灯的设计:该系统共有8个灯,其效果始 -
鲍姣阁19115175816 ______ 74ls74 D触发器组成模7加法器,三位输出ABC=000,100,010......111,将ABC接到74ls138三个输入端就可以完成所要求电路.

(编辑:自媒体)
关于我们 | 客户服务 | 服务条款 | 联系我们 | 免责声明 | 网站地图 @ 白云都 2024