首页 >>  正文

74ls138各引脚功能

来源:baiyundou.net   日期:2024-09-22

山斌弘393874ls138译码器与74ls148在功能上有什么区别 -
段娅樊19593016892 ______ (9)74ls138译码器 74ls138是3/8译码器,即对3个输入信号进行译码.得到8个输出状态. G1,G2A,G2B,为数据允许输出端,G2A,G2B低电平有效.G1高电平有效.A,B,C为译码信号输出端,Y0~Y7为译码输出端,低电平有效. 74LS148是兼容TTL电平的,供电4.5~5.5V 基本原理:他允许同时输入两个以上编码信号.不过在设计优先编码器时已经将所有的输入信号按优先顺序排了队,当几个输入信号同时出现时,只对其中优先权最高的一个进行编码.

山斌弘393874LS138中各个字母、数字分别是什么意思? -
段娅樊19593016892 ______[答案] 74LS138 为3 线-8 线译码器,74L138只是它的型号而已,没什么特殊含义,只是个代号而已 它共有 54/74S138和 54/74LS138 两种线路结构型式. 其工作原理如下: ①当一个选通端(E1)为高电平,另两个选通端(E2)和/(E3))为低电平时,...

山斌弘3938用74LS138设计一个译码电路,分别选4片2864,列出各芯片占的地址空间范围 -
段娅樊19593016892 ______ 2864的寻址范围是0~8192,74LS138是三八线译码器,分选4片2864,若取前4位译码输出,个芯片的地址空间(假设偏移地址为0x0000)为: 0x0000~0x1FFF; 0x2000~0x3FFF; 0x4000~0x5FFF; 0x6000~0x7FFF.

山斌弘393874LS74的引脚有哪些? -
段娅樊19593016892 ______ 74LS74引脚图及功能详解如下:一、74LS74是一个双D触发器芯片,共有14个引脚.其主要功能是在时钟脉冲的控制下,实现数据的存储和传输.二、详细1. 引脚图:74LS74的引脚图如下,其中,每个引脚都有其特定的功能.(请在此处插...

山斌弘393874ls138,74ls139干什么用 -
段娅樊19593016892 ______ 74ls138,是3线-8线译码器74ls139,是2线-4线译码器,内部有两个译码器

山斌弘393874ls138的使能端悬空不接,电路能正常工作吗 -
段娅樊19593016892 ______ 74ls138的使能端悬空有3个,其中的第4,5脚为0有效,6脚为1有效.对于TTL电路,输入端悬空相当于加高电平,所以,第6脚悬空还可以工作.如下仿真图所示,译码输出端有输出信号.但是,对于4,5脚,只要有一个悬空,就相当于加了高电平,使能无效,则就不能正常译码了,无译码信号输出,输出端全为1.如下仿真图所示.如果是实验,输入端为1有效的引脚悬空还勉强可以工作,对于0有效的脚是不能悬空的,必须接地.如果是正式的产品或设置中的电路,集成电路的输入脚是不允许悬空的,即使能工作也不允许,因为悬空容易受到干扰及损坏芯片.

山斌弘3938在单片机电路中,74LS138是如何产生片选信号的? -
段娅樊19593016892 ______ 74LS138 为3 线-8 线译码器, 当一个选通端(E3)为高电平,另两个选通端(E1)和/(E2))为 低电平时,可将用单片机3个引脚控制地址端(A0、A1、A2)的二进制编码在一个对应的输出端以低 电平译出.这个低电平就是片选信号

山斌弘39383线8线译码器74ls138接通电源后,无论地址输入端怎样变化,输出均被封锁在高电? -
段娅樊19593016892 ______ 74ls138不只是地址输入端变化,还有3个使能控制端,如果不接就输出均被封锁在高电平.见下图,4脚,5脚必须接地,如果什么都不接,就是悬空,等于高电平,8个输出端就全为高电平.

山斌弘393874LS153和74LS139中,引脚G的作用是什么?它是如何起作用的? -
段娅樊19593016892 ______ 74LSl39和74LSl53中,引脚 G 用于控制输出.在74LSl53中,当G为高电平时,禁止输出,输出为低电平;当G为低电平时,允许输出,由数据选择端B、A决定,DO、Dl、D2、D3中的哪路数据送往数据输出端Q.在74LS139中,当G为高电平时,禁止输出,所有输出YO、Yl、Y2、Y3为高电平;当G为低电平时,允许输出,由数据选择端B、A决定,输出YO、Yl、Y2、Y3中的哪路数据为低电平.

山斌弘393874LS138译码器的输出特点是什么
段娅樊19593016892 ______ 在使能端S1(高有效)、S2(低有效)、S3(低有效)同时有效的前提下,一个时刻只有一个输出端为低电平(其余为高) 使能端无效的话,输出全为高电平.

(编辑:自媒体)
关于我们 | 客户服务 | 服务条款 | 联系我们 | 免责声明 | 网站地图 @ 白云都 2024